AVX-512指令集原本是Intel的独门秘籍,AMD Zen4架构开始支持,包括消费级的锐龙、数据中心级的霄龙,而尴尬的是,Intel因为使用大小核架构设计,下一代的Arrow Lake、Lunar Lake很大概率不再支持AVX-512(也没有超线程),反倒成了AMD独享。

Zen4架构的AVX-512指令集是通过两个256位FPU浮点单元来组合执行的,可以更灵活一些,功耗也更低,但性能达不到极致。
Zen5架构将会引入512位FPU单元,可以直接执行AVX-512,性能更强,也可高效执行VNNI等指令,更有利于提升AI表现。
为此,Zen5架构也会在其他方面升级配合,方便喂给FPU单元足够的数据和指令。
比如增大一级缓存DTLB,一级数据缓存容量从32KB增大到48KB,比如载入存储队列加宽,比如FPU MADD延迟缩短一个时钟周期,等等。
此外,Zen5架构的整数执行流水线也会从8条增加到10条。
不过,二级缓存容量保持不变,每核心还是1MB。

七彩虹推出首款迷你机产品“CMNH01-12450”:巴掌大小,外观简约大气,性能不俗
英伟达要对中国大陆显卡涨价:受供应减少和市场需求增加影响,RTX 4060 Ti及以下级别产品的涨幅达10%
多款骁龙X Elite笔记本蓄势待发:性能与能效升级,还带来了更出色的AI特性
1000+层闪存 2031年搞定!
Acer新款暗影骑士RX 7800 XT显卡上市:极大地丰富其显卡产品线,为游戏爱好者提供更为多样化的选择
Windows芯片曝光:高通第四代5G基带骁龙X65,支持5G网络功能
台积电震后产能恢复至七成以上,地震及余震仍然对部分生产设施产生影响
台积电、联华电子等回应“芯荒”:地震主要对晶圆代工以及封装测试环节产生影响
华为FreeLace Pro 2发布:续航可实现25小时,支持USB-C直连快充



